Natisni stran
Slika je zgolj simbolična. Oglejte si opis izdelka.
ProizvajalecINFINEON
Proizvajalčeva št. delaS71KL256SC0BHB000
Številka naročila4332205
tehnični podatkovni list
1352 Na Zalogi
Potrebujete več?
Dostava v 1–3 delovnih dneh
Standardno pošiljanje za naročila, oddana pred 17. uro
Količina | |
---|---|
1+ | € 17,070 |
10+ | € 15,800 |
25+ | € 14,900 |
50+ | € 14,600 |
100+ | € 14,300 |
Cena za:Each
Najmanj: 1
Več: 1
€ 17,07 (brez DDV)
Dodaj št. dela /opombo k postavki
Vključeni so v vašo potrditev naročila, izstavljeni račun in odpremnico le za to naročilo.
Ta številka bo vključena v potrdilo naročila, izstavljeni račun, odpremnico, e-poštno sporočilo s spletno potrditvijo in nalepko izdelka.
INFORMACIJE O IZDELKU
ProizvajalecINFINEON
Proizvajalčeva št. delaS71KL256SC0BHB000
Številka naročila4332205
tehnični podatkovni list
DRAM TypeDDR
DRAM Density64Mbit
Data Bus Width8 bit
MCP Type-
NAND / NOR Density256Mbit
IC Case / PackageFBGA
No. of Pins24Pins
Secondary Bus Width-
Supply Voltage Nom3V
Clock Frequency Max100MHz
IC MountingSurface Mount
Operating Temperature Min-40°C
Operating Temperature Max105°C
Product Range-
SVHCNo SVHC (21-Jan-2025)
Pregled izdelka
S71KL256SC0BHB000 is a 3.0V-only Cypress HyperBus MCP. A HyperBus MCP reduces board space and Printed Circuit Board (PCB) signal routing congestion while also maintaining or improving signal integrity over separately packaged memory configurations.
- 256Mb HyperFlash density, 65nm MirrorBit process technology
- 64Mb HyperRAM density
- HyperBus Interface, 1.8V I/O, 12 bus signals, differential clock (CK/CK#)
- 3.0V I/O, 11 bus signals, single ended clock (CK), chip select (CS#), 8-bit data bus (DQ[7:0])
- Bidirectional data strobe/mask, output at the start of all transactions to indicate refresh latency
- Reset, INT# output to generate external interrupt, busy to ready transition
- RSTO# Output to generate system level Power-On Reset (POR), user configurable RSTO# Low period
- 24-ball FBGA package
- Temperature range from -40°C to +105°C (automotive, AEC-Q100 Grade 2)
Tehnični podatki
DRAM Type
DDR
Data Bus Width
8 bit
NAND / NOR Density
256Mbit
No. of Pins
24Pins
Supply Voltage Nom
3V
IC Mounting
Surface Mount
Operating Temperature Max
105°C
SVHC
No SVHC (21-Jan-2025)
DRAM Density
64Mbit
MCP Type
-
IC Case / Package
FBGA
Secondary Bus Width
-
Clock Frequency Max
100MHz
Operating Temperature Min
-40°C
Product Range
-
Tehnični dokumenti (2)
Zakonodaja in okoljevarstvo
Drzava porekla
Država, v kateri je bila izvršena zadnja pomembnejša dodelava.Drzava poreklaUnited States
Država, v kateri je bila izvršena zadnja pomembnejša dodelava.
Država, v kateri je bila izvršena zadnja pomembnejša dodelava.Drzava poreklaUnited States
Država, v kateri je bila izvršena zadnja pomembnejša dodelava.
Tarifna številka:85423290
US ECCN:3A991.b.1.a
EU ECCN:NLR
Skladnost z direktivo RoHS:Da
RoHS
Skladno z direktivo RoHS glede ftalatov:Da
RoHS
SVHC:No SVHC (21-Jan-2025)
Prenesi potrdilo o skladnosti z izdelkom
Potrdilo o skladnosti izdelka
Teza (kg):.000001
Sledenje izdelku